我使用的i.MX6ULL ,kernel版本是4.1.15,默认开启了DMA,现在想提升spi的性能,
1. imx6ull开始发送数据,在cs pin拉底后过36us,clk的信号才出来。
2. 接收完数据也是等36us后才拉高cs pin
3. 连续的发送数据,两个transf间隔时间为较长,大约160us。
我想提升这些时间间隔,请问该怎么做?
Have you try newer kernel BSP? e.g. L4.14.78 (Linux L4.14.78_1.0.0 Documentation)