<?xml version="1.0" encoding="UTF-8"?>
<rss xmlns:content="http://purl.org/rss/1.0/modules/content/" xmlns:dc="http://purl.org/dc/elements/1.1/" xmlns:rdf="http://www.w3.org/1999/02/22-rdf-syntax-ns#" xmlns:taxo="http://purl.org/rss/1.0/modules/taxonomy/" version="2.0">
  <channel>
    <title>topic Re: RT1052的DCD文件SDRAMCR0与SEMC_DBICR0两个寄存器配置矛盾 in i.MX RT Crossover MCUs</title>
    <link>https://community.nxp.com/t5/i-MX-RT-Crossover-MCUs/RT1052%E7%9A%84DCD%E6%96%87%E4%BB%B6SDRAMCR0%E4%B8%8ESEMC-DBICR0%E4%B8%A4%E4%B8%AA%E5%AF%84%E5%AD%98%E5%99%A8%E9%85%8D%E7%BD%AE%E7%9F%9B%E7%9B%BE/m-p/2356252#M36536</link>
    <description>&lt;P&gt;&lt;SPAN&gt;RT1052 的 SEMC_DBICR0 目前能可靠确认的核心用途是配置 SEMC 的 DBI-B/8080 显示总线位宽（ for example ：8 位或 16 位），它不参与 SDRAM 映射，时序细节主要应在 DBICR1 中配置。&lt;/SPAN&gt;&lt;/P&gt;</description>
    <pubDate>Mon, 27 Apr 2026 03:56:41 GMT</pubDate>
    <dc:creator>mayliu1</dc:creator>
    <dc:date>2026-04-27T03:56:41Z</dc:date>
    <item>
      <title>RT1052的DCD文件SDRAMCR0与SEMC_DBICR0两个寄存器配置矛盾</title>
      <link>https://community.nxp.com/t5/i-MX-RT-Crossover-MCUs/RT1052%E7%9A%84DCD%E6%96%87%E4%BB%B6SDRAMCR0%E4%B8%8ESEMC-DBICR0%E4%B8%A4%E4%B8%AA%E5%AF%84%E5%AD%98%E5%99%A8%E9%85%8D%E7%BD%AE%E7%9F%9B%E7%9B%BE/m-p/2352748#M36500</link>
      <description>&lt;P&gt;尊敬的NXP:&lt;/P&gt;&lt;P&gt;&amp;nbsp; &amp;nbsp; &amp;nbsp; &amp;nbsp;您们好！&lt;/P&gt;&lt;P&gt;&amp;nbsp; &amp;nbsp; &amp;nbsp; &amp;nbsp;RT1052开发板SDK(D:\SDK_2_14_0_MIMXRT1052xxxxB\boards\evkbimxrt1050\lvgl_examples\lvgl_demo_widgets\mdk)中，dcd.c文件中，有两个寄存器的配置：&lt;/P&gt;&lt;P&gt;①&lt;/P&gt;&lt;P&gt;/* #1.104, command: write_value, address: SEMC_SDRAMCR0, value: 0xF07, size: 4 */&lt;BR /&gt;0x40, 0x2F, 0x00, 0x40, 0x00, 0x00, 0x0F, 0x07,&lt;/P&gt;&lt;P&gt;COL:11b - 9 bit&lt;BR /&gt;9-8&lt;BR /&gt;COL&lt;BR /&gt;Column address bit number&lt;BR /&gt;00b - 12 bit&lt;BR /&gt;01b - 11 bit&lt;BR /&gt;10b - 10 bit&lt;BR /&gt;11b - 9 bit&lt;/P&gt;&lt;P&gt;这个寄存器配置Column address bit number为9bit。&lt;/P&gt;&lt;P&gt;②&amp;nbsp;&lt;/P&gt;&lt;P&gt;/* #1.108, command: write_value, address: SEMC_DBICR0, value: 0x21, size: 4 */&lt;/P&gt;&lt;P&gt;0x40, 0x2F, 0x00, 0x80, 0x00, 0x00, 0x00, 0x21,&lt;/P&gt;&lt;P&gt;COL:0000b - 12 Bits&lt;BR /&gt;15-12&lt;BR /&gt;COL&lt;BR /&gt;Column Address bit width&lt;BR /&gt;0000b - 12 Bits&lt;BR /&gt;0001b - 11 Bits&lt;BR /&gt;0010b - 10 Bits&lt;BR /&gt;0011b - 9 Bits&lt;BR /&gt;0100b - 8 Bits&lt;BR /&gt;0101b - 7 Bits&lt;BR /&gt;0110b - 6 Bits&lt;BR /&gt;0111b - 5 Bits&lt;BR /&gt;1000b - 4 Bits&lt;BR /&gt;1001b - 3 Bits&lt;BR /&gt;1010b - 2 Bits&lt;BR /&gt;1011b - 12 Bits&lt;BR /&gt;1100b - 12 Bits&lt;BR /&gt;1101b - 12 Bits&lt;BR /&gt;1110b - 12 Bits&lt;BR /&gt;1111b - 12 Bits&lt;/P&gt;&lt;P&gt;Column Address bit width被设置为12bit。&lt;/P&gt;&lt;P&gt;这两个寄存器配置是不是矛盾？还是我的理解有问题？&lt;/P&gt;&lt;P&gt;&amp;nbsp; &amp;nbsp; &amp;nbsp; &amp;nbsp;此致&lt;/P&gt;&lt;P&gt;敬礼！&lt;/P&gt;&lt;P&gt;&amp;nbsp;&lt;/P&gt;</description>
      <pubDate>Fri, 17 Apr 2026 07:36:48 GMT</pubDate>
      <guid>https://community.nxp.com/t5/i-MX-RT-Crossover-MCUs/RT1052%E7%9A%84DCD%E6%96%87%E4%BB%B6SDRAMCR0%E4%B8%8ESEMC-DBICR0%E4%B8%A4%E4%B8%AA%E5%AF%84%E5%AD%98%E5%99%A8%E9%85%8D%E7%BD%AE%E7%9F%9B%E7%9B%BE/m-p/2352748#M36500</guid>
      <dc:creator>FromCH0</dc:creator>
      <dc:date>2026-04-17T07:36:48Z</dc:date>
    </item>
    <item>
      <title>Re: RT1052的DCD文件SDRAMCR0与SEMC_DBICR0两个寄存器配置矛盾</title>
      <link>https://community.nxp.com/t5/i-MX-RT-Crossover-MCUs/RT1052%E7%9A%84DCD%E6%96%87%E4%BB%B6SDRAMCR0%E4%B8%8ESEMC-DBICR0%E4%B8%A4%E4%B8%AA%E5%AF%84%E5%AD%98%E5%99%A8%E9%85%8D%E7%BD%AE%E7%9F%9B%E7%9B%BE/m-p/2352950#M36504</link>
      <description>&lt;P&gt;Hi&amp;nbsp;&lt;a href="https://community.nxp.com/t5/user/viewprofilepage/user-id/191688"&gt;@FromCH0&lt;/a&gt;&amp;nbsp;,&lt;/P&gt;
&lt;P&gt;感谢您关注恩智浦RT系列产品，很高兴为您服务。&lt;/P&gt;
&lt;P&gt;Q:&amp;nbsp;这两个寄存器配置是不是矛盾？还是我的理解有问题？&lt;/P&gt;
&lt;P&gt;A:&amp;nbsp;&amp;nbsp;这两个设置不矛盾。&amp;nbsp;&lt;/P&gt;
&lt;P&gt;1： SEMC_SDRAMCR0&amp;nbsp;用于 SDRAM 地址复用/映射，决定 Column，Bank 等地址位的组织方式，并作用 Row 地址设置。&amp;nbsp;&lt;/P&gt;
&lt;P&gt;2：SEMC_DBICR0&amp;nbsp;是 SEMC 的 DBI-B 控制寄存器，属于 Display Bus Interface 控制功能，不参与 SDRAM 地址映射，所以两者寄存器不会发生冲突。&amp;nbsp;&lt;/P&gt;
&lt;DIV&gt;&amp;nbsp;&lt;/DIV&gt;
&lt;DIV&gt;&amp;nbsp;希望以上对您有帮助&lt;/DIV&gt;
&lt;DIV&gt;Best Regards&lt;/DIV&gt;
&lt;DIV&gt;May Liu&lt;/DIV&gt;</description>
      <pubDate>Fri, 17 Apr 2026 10:53:40 GMT</pubDate>
      <guid>https://community.nxp.com/t5/i-MX-RT-Crossover-MCUs/RT1052%E7%9A%84DCD%E6%96%87%E4%BB%B6SDRAMCR0%E4%B8%8ESEMC-DBICR0%E4%B8%A4%E4%B8%AA%E5%AF%84%E5%AD%98%E5%99%A8%E9%85%8D%E7%BD%AE%E7%9F%9B%E7%9B%BE/m-p/2352950#M36504</guid>
      <dc:creator>mayliu1</dc:creator>
      <dc:date>2026-04-17T10:53:40Z</dc:date>
    </item>
    <item>
      <title>Re: RT1052的DCD文件SDRAMCR0与SEMC_DBICR0两个寄存器配置矛盾</title>
      <link>https://community.nxp.com/t5/i-MX-RT-Crossover-MCUs/RT1052%E7%9A%84DCD%E6%96%87%E4%BB%B6SDRAMCR0%E4%B8%8ESEMC-DBICR0%E4%B8%A4%E4%B8%AA%E5%AF%84%E5%AD%98%E5%99%A8%E9%85%8D%E7%BD%AE%E7%9F%9B%E7%9B%BE/m-p/2355104#M36524</link>
      <description>&lt;P&gt;我大概理解了您的意思。可是，SEMC_DBICR0是配置Display Bus Interface 控制功能，具体怎么来配置这个寄存器呢？RT1052的参考手册上关于这个寄存器的说明不多的。SEMC_SDRAMCR0这个寄存器的配置倒是好理解，查找SDRAM的DATASHEET，对应起来就是。&lt;/P&gt;</description>
      <pubDate>Thu, 23 Apr 2026 08:58:51 GMT</pubDate>
      <guid>https://community.nxp.com/t5/i-MX-RT-Crossover-MCUs/RT1052%E7%9A%84DCD%E6%96%87%E4%BB%B6SDRAMCR0%E4%B8%8ESEMC-DBICR0%E4%B8%A4%E4%B8%AA%E5%AF%84%E5%AD%98%E5%99%A8%E9%85%8D%E7%BD%AE%E7%9F%9B%E7%9B%BE/m-p/2355104#M36524</guid>
      <dc:creator>FromCH0</dc:creator>
      <dc:date>2026-04-23T08:58:51Z</dc:date>
    </item>
    <item>
      <title>Re: RT1052的DCD文件SDRAMCR0与SEMC_DBICR0两个寄存器配置矛盾</title>
      <link>https://community.nxp.com/t5/i-MX-RT-Crossover-MCUs/RT1052%E7%9A%84DCD%E6%96%87%E4%BB%B6SDRAMCR0%E4%B8%8ESEMC-DBICR0%E4%B8%A4%E4%B8%AA%E5%AF%84%E5%AD%98%E5%99%A8%E9%85%8D%E7%BD%AE%E7%9F%9B%E7%9B%BE/m-p/2356252#M36536</link>
      <description>&lt;P&gt;&lt;SPAN&gt;RT1052 的 SEMC_DBICR0 目前能可靠确认的核心用途是配置 SEMC 的 DBI-B/8080 显示总线位宽（ for example ：8 位或 16 位），它不参与 SDRAM 映射，时序细节主要应在 DBICR1 中配置。&lt;/SPAN&gt;&lt;/P&gt;</description>
      <pubDate>Mon, 27 Apr 2026 03:56:41 GMT</pubDate>
      <guid>https://community.nxp.com/t5/i-MX-RT-Crossover-MCUs/RT1052%E7%9A%84DCD%E6%96%87%E4%BB%B6SDRAMCR0%E4%B8%8ESEMC-DBICR0%E4%B8%A4%E4%B8%AA%E5%AF%84%E5%AD%98%E5%99%A8%E9%85%8D%E7%BD%AE%E7%9F%9B%E7%9B%BE/m-p/2356252#M36536</guid>
      <dc:creator>mayliu1</dc:creator>
      <dc:date>2026-04-27T03:56:41Z</dc:date>
    </item>
  </channel>
</rss>

