<?xml version="1.0" encoding="UTF-8"?>
<rss xmlns:content="http://purl.org/rss/1.0/modules/content/" xmlns:dc="http://purl.org/dc/elements/1.1/" xmlns:rdf="http://www.w3.org/1999/02/22-rdf-syntax-ns#" xmlns:taxo="http://purl.org/rss/1.0/modules/taxonomy/" version="2.0">
  <channel>
    <title>topic Re: imx7ulp 的A7核接SPI摄像头无法正常接收视频数据问题 in i.MX Processors</title>
    <link>https://community.nxp.com/t5/i-MX-Processors/imx7ulp-%E7%9A%84A7%E6%A0%B8%E6%8E%A5SPI%E6%91%84%E5%83%8F%E5%A4%B4%E6%97%A0%E6%B3%95%E6%AD%A3%E5%B8%B8%E6%8E%A5%E6%94%B6%E8%A7%86%E9%A2%91%E6%95%B0%E6%8D%AE%E9%97%AE%E9%A2%98/m-p/1047301#M154245</link>
    <description>&lt;HTML&gt;&lt;HEAD&gt;&lt;/HEAD&gt;&lt;BODY&gt;&lt;P&gt;Hi,&lt;/P&gt;&lt;P&gt;&lt;/P&gt;&lt;OL&gt;&lt;LI&gt;24M是有点高的传输频率。目前spi的工作频率是48M，所以可能需要修改lpspi的root clock来用更高的工作频率。&lt;/LI&gt;&lt;LI&gt;附件是添加burst mode到lpspi的patch。目前的测试中发现了几个问题：&lt;BR /&gt;&lt;OL&gt;&lt;LI&gt;这个目前仅仅是slave mode的patch，不能用作master。&lt;/LI&gt;&lt;LI&gt;因为这个spi camera没有cs pin，所以导致测试中发现slave端在开始接收的头四个数据会有错误，而且这个错误的现象和SCK的频率有关。这个我们正在进一步解决。&lt;/LI&gt;&lt;LI&gt;不对齐的问题，这个也在看解决办法。&lt;/LI&gt;&lt;/OL&gt;&lt;/LI&gt;&lt;/OL&gt;&lt;P&gt;&amp;nbsp;&lt;/P&gt;&lt;P&gt;&amp;nbsp; Thanks！&lt;/P&gt;&lt;P&gt;&lt;/P&gt;&lt;P&gt;Regards&lt;/P&gt;&lt;P&gt;Terry&lt;/P&gt;&lt;/BODY&gt;&lt;/HTML&gt;</description>
    <pubDate>Thu, 20 Aug 2020 07:53:28 GMT</pubDate>
    <dc:creator>terry_lv</dc:creator>
    <dc:date>2020-08-20T07:53:28Z</dc:date>
    <item>
      <title>imx7ulp 的A7核接SPI摄像头无法正常接收视频数据问题</title>
      <link>https://community.nxp.com/t5/i-MX-Processors/imx7ulp-%E7%9A%84A7%E6%A0%B8%E6%8E%A5SPI%E6%91%84%E5%83%8F%E5%A4%B4%E6%97%A0%E6%B3%95%E6%AD%A3%E5%B8%B8%E6%8E%A5%E6%94%B6%E8%A7%86%E9%A2%91%E6%95%B0%E6%8D%AE%E9%97%AE%E9%A2%98/m-p/1047300#M154244</link>
      <description>&lt;HTML&gt;&lt;HEAD&gt;&lt;/HEAD&gt;&lt;BODY&gt;&lt;P&gt;需要在imx7ulp的A7核上接SPI&amp;nbsp;camera，camera端SPI是master模式，mclk在24Mhz时，SPI传输数据异常，驱动打印都是0xff；&lt;/P&gt;&lt;P&gt;1、接收的数据设置需要4字节对齐，但是SPI&amp;nbsp;camera出来的数据有格式，比如帧头，是501个字节，不是4的倍数，SPI驱动接收就报错，但是我们又无法控制摄像头发出的帧头数据长度；&lt;/P&gt;&lt;P&gt;2、从SDK中自带的SPI测试程序spidev_test测试时，从接收到的数据来看，还有移位的现象；&lt;/P&gt;&lt;P&gt;请帮忙看看&lt;/P&gt;&lt;/BODY&gt;&lt;/HTML&gt;</description>
      <pubDate>Thu, 20 Aug 2020 04:00:53 GMT</pubDate>
      <guid>https://community.nxp.com/t5/i-MX-Processors/imx7ulp-%E7%9A%84A7%E6%A0%B8%E6%8E%A5SPI%E6%91%84%E5%83%8F%E5%A4%B4%E6%97%A0%E6%B3%95%E6%AD%A3%E5%B8%B8%E6%8E%A5%E6%94%B6%E8%A7%86%E9%A2%91%E6%95%B0%E6%8D%AE%E9%97%AE%E9%A2%98/m-p/1047300#M154244</guid>
      <dc:creator>404740370</dc:creator>
      <dc:date>2020-08-20T04:00:53Z</dc:date>
    </item>
    <item>
      <title>Re: imx7ulp 的A7核接SPI摄像头无法正常接收视频数据问题</title>
      <link>https://community.nxp.com/t5/i-MX-Processors/imx7ulp-%E7%9A%84A7%E6%A0%B8%E6%8E%A5SPI%E6%91%84%E5%83%8F%E5%A4%B4%E6%97%A0%E6%B3%95%E6%AD%A3%E5%B8%B8%E6%8E%A5%E6%94%B6%E8%A7%86%E9%A2%91%E6%95%B0%E6%8D%AE%E9%97%AE%E9%A2%98/m-p/1047301#M154245</link>
      <description>&lt;HTML&gt;&lt;HEAD&gt;&lt;/HEAD&gt;&lt;BODY&gt;&lt;P&gt;Hi,&lt;/P&gt;&lt;P&gt;&lt;/P&gt;&lt;OL&gt;&lt;LI&gt;24M是有点高的传输频率。目前spi的工作频率是48M，所以可能需要修改lpspi的root clock来用更高的工作频率。&lt;/LI&gt;&lt;LI&gt;附件是添加burst mode到lpspi的patch。目前的测试中发现了几个问题：&lt;BR /&gt;&lt;OL&gt;&lt;LI&gt;这个目前仅仅是slave mode的patch，不能用作master。&lt;/LI&gt;&lt;LI&gt;因为这个spi camera没有cs pin，所以导致测试中发现slave端在开始接收的头四个数据会有错误，而且这个错误的现象和SCK的频率有关。这个我们正在进一步解决。&lt;/LI&gt;&lt;LI&gt;不对齐的问题，这个也在看解决办法。&lt;/LI&gt;&lt;/OL&gt;&lt;/LI&gt;&lt;/OL&gt;&lt;P&gt;&amp;nbsp;&lt;/P&gt;&lt;P&gt;&amp;nbsp; Thanks！&lt;/P&gt;&lt;P&gt;&lt;/P&gt;&lt;P&gt;Regards&lt;/P&gt;&lt;P&gt;Terry&lt;/P&gt;&lt;/BODY&gt;&lt;/HTML&gt;</description>
      <pubDate>Thu, 20 Aug 2020 07:53:28 GMT</pubDate>
      <guid>https://community.nxp.com/t5/i-MX-Processors/imx7ulp-%E7%9A%84A7%E6%A0%B8%E6%8E%A5SPI%E6%91%84%E5%83%8F%E5%A4%B4%E6%97%A0%E6%B3%95%E6%AD%A3%E5%B8%B8%E6%8E%A5%E6%94%B6%E8%A7%86%E9%A2%91%E6%95%B0%E6%8D%AE%E9%97%AE%E9%A2%98/m-p/1047301#M154245</guid>
      <dc:creator>terry_lv</dc:creator>
      <dc:date>2020-08-20T07:53:28Z</dc:date>
    </item>
    <item>
      <title>Re: imx7ulp 的A7核接SPI摄像头无法正常接收视频数据问题</title>
      <link>https://community.nxp.com/t5/i-MX-Processors/imx7ulp-%E7%9A%84A7%E6%A0%B8%E6%8E%A5SPI%E6%91%84%E5%83%8F%E5%A4%B4%E6%97%A0%E6%B3%95%E6%AD%A3%E5%B8%B8%E6%8E%A5%E6%94%B6%E8%A7%86%E9%A2%91%E6%95%B0%E6%8D%AE%E9%97%AE%E9%A2%98/m-p/1047302#M154246</link>
      <description>&lt;HTML&gt;&lt;HEAD&gt;&lt;/HEAD&gt;&lt;BODY&gt;&lt;P&gt;Hi,&lt;/P&gt;&lt;P&gt;&lt;/P&gt;&lt;P&gt;&amp;nbsp; 更新了lpspi的slave burst mode的patch，测试中，现在数据的接收在12M master clock下，开始的4个字节没有问题了。&lt;/P&gt;&lt;P&gt;&lt;/P&gt;&lt;P&gt;&amp;nbsp; Thanks!&lt;/P&gt;&lt;P&gt;&lt;/P&gt;&lt;P&gt;Regards&lt;/P&gt;&lt;P&gt;Terry&lt;/P&gt;&lt;/BODY&gt;&lt;/HTML&gt;</description>
      <pubDate>Wed, 26 Aug 2020 07:05:11 GMT</pubDate>
      <guid>https://community.nxp.com/t5/i-MX-Processors/imx7ulp-%E7%9A%84A7%E6%A0%B8%E6%8E%A5SPI%E6%91%84%E5%83%8F%E5%A4%B4%E6%97%A0%E6%B3%95%E6%AD%A3%E5%B8%B8%E6%8E%A5%E6%94%B6%E8%A7%86%E9%A2%91%E6%95%B0%E6%8D%AE%E9%97%AE%E9%A2%98/m-p/1047302#M154246</guid>
      <dc:creator>terry_lv</dc:creator>
      <dc:date>2020-08-26T07:05:11Z</dc:date>
    </item>
  </channel>
</rss>

